Boîtier TEC TO EML (socle)

Embase refroidie pour les applications EML, alternative économique aux boîtiers.

Inscription nécessaire

Pour voir ce contenu, vous devez vous inscrire.

* Champ requis

À propos

Le boîtier TEC TO SCHOTT est un nouveau Transistor Outline (TO), idéal pour les diodes laser nécessitant un refroidisseur thermoélectrique (TEC). Le refroidisseur thermoélectrique permet de contrôler la dissipation thermique, ce qui permet des longueurs d’onde laser régulées et stables et une transmission supérieure du signal de puissance.

Les TEC TO (socle) conviennent pour les puces EML de technologie DWDM à un seul canal dans les applications Ethernet 10 Gb, CPRI, XGPON et autres applications laser accordables.

Gamme de produits

Module Vitesse Modèle OSA Fibre Description de boîtier TO Fonction
XFP 25 Gbit/s
50 Gbit/s
Tx SMF TO-56, 1 x 50 ohms, 6+1 Grand espace pour TEC, 2 broches TEC,
Thermistance séparée, MPD, polarisation de LD,
broche de signal 50 ohms, 1 gnd pin

Images des produits

Embase froide EML 25G

Embase froide EML 25G

Embase froide EML 25G avec composants

TEC TO avec composants

Embase EML 50G refroidie

Embase EML 50G refroidie

Embase EML 50G refroidie avec composants

Embase EML 50G refroidie avec composants

Performance du produit

Embase refroidie 25G EML

S11 (dB) - Perte de réflexion/retour

S11 (dB) - Perte de réflexion/retour

S11 : Supérieure à -15 dB à 30 GHz pour des vitesses atteignant 25 Gbit/s.

S21 (dB) - Perte d’insertion

S21 (dB) - Perte d’insertion

S21 : Bande passante 3 dB supérieure à 30 GHz.

Socle TEC TO - résultat de la simulation - Port 1 Port 2

Socle TEC TO - résultat de la simulation - Port 1 Port 2

Embase refroidie EML 50G

Perte d’insertion et de retour

Simulation basée sur une hauteur de LD de 2,5 mm

Simulation basée sur une hauteur de LD de 2,5 mm S11 : Supérieure à -15 dB à 40 GHz S21 : Bande passante de 3 dB supérieure à 60 GHz

Embase avec module TEC, FPC et EML

Embase avec module TEC, FPC et EML

Diagramme de l’œil 56 GBd PAM4 avec puce EML 50G

Diagramme de l’œil 56 GBd PAM4 avec puce EML 50G

graphique de simulation du socle 50G TEC TO, Port 1

graphique de simulation du socle 50G TEC TO, Port 1

Graphique de simulation du socle 50G TEC TO, Ports 2, 3, 4

graphique de simulation du socle 50G TEC TO, Ports 2, 3, 4